在本文中,我们提出了一种为中性原子量子处理器开发的噪声模型,并对模拟电路执行进行了基准测试。我们通过结合诊断测量和将模拟的位串概率与之前在计算机上运行的电路的测量值进行拟合来构建噪声模型。量子处理器在二维方格上使用中性原子量子比特,并使用激光和微波场实现门 [8]。由于 QED-C 基准测试中的某些电路需要的量子比特多于量子处理器中使用的量子比特,我们假设每个站点的误差都是均匀的,并扩展了模拟器以适应基准测试中提供的高宽度电路。我们运行了全对全和最近邻连接的模拟,以适应未来潜在的设备连接能力范围。我们发现与最近邻连接相比,全对全连接的电路保真度有显著提高。
主要关键词
![arXiv:2311.04141v1 [quant-ph] 2023 年 11 月 7 日PDF文件第1页](/bimg/e/ed9aa8e83563a8180d87bd2271435938eafd50e4.webp)
![arXiv:2311.04141v1 [quant-ph] 2023 年 11 月 7 日PDF文件第2页](/bimg/3/3ad3ad5225775e475bd89c7ae9c0761397032d41.webp)
![arXiv:2311.04141v1 [quant-ph] 2023 年 11 月 7 日PDF文件第3页](/bimg/5/58517dd76cc489670cd4ec9d1a3f32612c7ca71c.webp)
![arXiv:2311.04141v1 [quant-ph] 2023 年 11 月 7 日PDF文件第4页](/bimg/0/0427cb73d10d5515c4181b9bdf14f1cb5a334017.webp)
![arXiv:2311.04141v1 [quant-ph] 2023 年 11 月 7 日PDF文件第5页](/bimg/3/3ff5a1b0878a9f69f998e8fd715adcecbf11de6d.webp)
